毛刺滤波的一些方法


《毛刺滤波的一些方法》由会员分享,可在线阅读,更多相关《毛刺滤波的一些方法(2页珍藏版)》请在装配图网上搜索。
1、毛刺滤波的一些方法 在采集一组并行接口信号时,发现接收到的数据非常不稳定。用示波器测量几个用于同步的控制信号,发现时不时的有毛刺产生。因为这些数据最终都是要显示在液晶屏上的,当示波器同时测量两个同步信号时,液晶屏的显示错位现象得到明显好转。示波器探头测量信号时相当于并联上一个pF级的电容,也能够一定程度上起到滤波的效果,因此可以断定同步信号的毛刺影响了数据的采集。其中一个同步信号如图1,两个有效高脉冲之间有很多毛刺,放大毛刺后如图2所示,大约维持10ns的高电平。 MFtvl!d»»W2R *ITRf1?■wivf2- 如何滤除这些毛刺呢?办法有两个,其一就是用纯粹硬件的办法,在信号进
2、入FPGA之前进行滤波处理,串个电阻并个电容都可以,特权同学并了一个20pF电容后就能够把这些毛刺彻底滤干净,如图3所示。 iwJ1L•贾睁 ■ M审— 12A^i>1111.34 1U勻址11亠日.上N二£111-4-1^ ]- 图3 而还有一种软”硬件滤波的方法。就如特权同学收录进《深入浅出玩转FPGA》 书中的博文《基于FPGA的跨时钟域信号处理一一亚稳态》所谈到的,降低数据采集频率以及多次采集后逻辑处理都是一种思路。那这里特权同学给出一种多次采集处理的滤波方法和大家分享。 inputain;//输入信号reg[3:0]ainr;//输入信号缓存 〃
3、输入信号打4拍always@(posedgeclkornegedgerst_n) if(!rst_n)ainr<=4'dO; elseainr<={ainr[2:0],ain}; //输入信号上升沿检测,高电平有效wirepos_ain=~ainr[3]&~ainr[2]&ainr[1]&ainr[0]; //通常只要两个信号就行,即wirepos_ain=~ainr[2]&ainr[1];。 //这里用了4个信号就是多次采样滤波的效果 //输入信号下降沿检测,高电平有效wireneg_ain=ainr[3]&ainr[2]&~ainr[1]&~ainr[0]; //通常只要两个信号就行,即wireneg_ain=ainr[2]&~ainr[1];。 //这里用了4个信号就是多次采样滤波的效果 //若该输入信号主要关注其高脉冲,那么可以做以下滤波wirehigh_ain=ainr[1]&ainr[0]; //两个信号相与通常可以滤除1个elk的毛刺,相应的,3个信号相与可以滤除2个elk的毛刺 //若该输入信号主要关注其低脉冲,那么可以做以下滤波wirelow_ain=ainr[1]|ainr[O];
- 温馨提示:
1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
2: 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
3.本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。