74hc13874HC138芯片资料74HC138芯片
![74hc13874HC138芯片资料74HC138芯片_第1页](https://file3.zhuangpeitu.com/fileroot3/2022-5/19/1cc3579e-6b9a-4c5a-b311-96f74b1a8fb2/1cc3579e-6b9a-4c5a-b311-96f74b1a8fb21.gif)
![74hc13874HC138芯片资料74HC138芯片_第2页](/images/s.gif)
![74hc13874HC138芯片资料74HC138芯片_第3页](/images/s.gif)
《74hc13874HC138芯片资料74HC138芯片》由会员分享,可在线阅读,更多相关《74hc13874HC138芯片资料74HC138芯片(9页珍藏版)》请在装配图网上搜索。
1、74hc1383-8线译码器/复工器哈里斯(TexasInstruments)CD74HC138,CD74HC238和CD74HCT138,CD74HCT238是高速硅栅CMOS解码器,适合内存地址解码或数据路由应用。 hc138作用原理于高性能的存贮译码或要求传输延迟时间短的数据传输系统,在高性能存 贮器系统中,用这种译码器可以提高译码系统的效率。将快速赋能电路用于高速存贮器时,译 码器的延迟时间和存贮器的赋能时间通常小于存贮器的典型存取时间,这就是说由肖特基钳 位的系统译码器所引起的有效系统延迟可以忽略不计。HC138按照三位二进制输入码和赋 能输入条件,从8个输出端中译出一个
2、 低电平输出。两个低电平有效的赋能输入端和一个高电平有效的赋能输入端减少了扩展所需要的外接门或倒相器,扩展成24线译码器不需外接门;扩展成32线译码器,只需要接一个外接倒相器。在解调器应用中,赋能输入端可用作数据输入端。 抄cc¥0(YU)¥1(YT)¥2(¥7)Y3(¥3)¥4{Y4)ju|Y5(Y5)J]Y6(¥6) 74HC13874HCT138T1TRUTHTABLE真值功能表 INPUTS输入 Outputs输岀 ENABLE 使能 ADDRESS地址 E 3 E 2 E 1 A 2 A 1 AO Y0 Y 1 Y 2 Y 3 Y
3、 4 Y 5 Y 6 Y7 X X H X X X H H H H H H H H L X X X X X H H H H H H H H X H X X X X H H H H H H H H H L L L L L L H H H H H H H H L L L L H H L H H H H H H H L L L H L H H L H H H H H H L L L H H H H H L
4、 H H H H H L L H L L H H H H L H H H H L L H L H H H H H H L H H H L L H H L H H H H H H L H H L L H H H H H H H H H H L AbsoluteMaximumRatings绝对最大额定值 DCSupplyVoltage,VCC直流供电电压 -0.5Vto7V DCInputDiodeCurrent,IlKForVI<-0.5VorVI>VCC+0.
5、5V输
入二极管电流
=t20mA
DCOutputDiodeCurrent,lOKForVO<-0.5VorVO>VCC+0.5V直流输出二极管电流
=t20mA
DCOutputSourceorSinkCurrentperOutputPin,lOForVO>-0.5VorVO 6、e,VCC电源
HCTypes
2Vto6V
电压范围,虚拟通道连接
HCTTypes
DCInputorOutputVoltage,VI,VO输入或输岀直流电压
0VtoVCC
InputRiseandFallTime输入上升和下降时间
2V1000ns(Max)
4.5V500ns(Max)
6V.400ns(Max)
ThermalInformation热特性
ThermalResistanee(Typical,Note3)热电阻
qJA(C/W)
PDIP封装
90
SOIC封装
115
SSOP封装
155
MaximumJunetio 7、nTemperature最高结温
150C
MaximumStorageTemperatureRange储存温度范围
-65Cto150C
MaximumLeadTemperature焊接温度(Soldering10s)(SOIC-
LeadTipsOnly)
300C
DCSPECIFICATIONS直流电气规格:
Paramete
r参数
符
号
TestCondition测
试条件
V
C
C
25C
-40CTO85C
-55Cto125
C
Unit单位
vi(
V)
IO(mA)
(
V
)
最
小
典
型
最大
最 8、
小
最大
最
小
最大
High
Level
Input
V
I
H
-
-
2
1.
5
-
-
1.5
-
1.5
-
V
4.5
3.
-
-
3.1
-
3.15
-
Voltage输入高电平电压
15
5
6
4.
2
-
-
4.2
-
4.2
-
LowLevel
Input
Voltage输
入低电平电压
V
IL
-
-
2
-
-
0.5
-
0.5
-
0.5
V
4.5
-
-
1.3
5
-
9、
1.3
5
-
1.35
6
-
-
1.8
-
1.8
-
1.8
High
Level
Output
Voltage输出高电平电压
CMOS
Loads
V
O
H
VI
H
or
VIL
-0.02
2
1.
9
-
-
1.9
-
1.9
-
V
4.5
4.
4
-
-
4.4
-
4.4
-
6
5.
9
-
-
5.9
-
5.9
-
High
Level
Output
Voltage输
出高电平
电压TTL
Loads
-
-
-
-
-
-
10、-
-
-
-4
4.5
3.
98
-
-
3.8
4
-
3.7
-
-5.2
6
5.
48
-
-
5.3
4
-
5.2
-
LowLevel
Output
Voltage输
岀低电平电压
CMOS
Loads
V
O
L
VI
H
or
VI
L
0.02
2
-
-
0.1
-
0.1
-
0.1
V
4.5
-
-
0.1
-
0.1
-
0.1
6
-
-
0.1
-
0.1
-
0.1
LowLevel
Output
Voltage输
岀低 11、电平
电压TTL
Loads
-
-
-
-
-
-
-
-
-
4
4.5
-
-
0.2
6
-
0.3
3
-
0.4
5.2
6
-
-
0.2
6
-
0.3
3
-
0.4
InputLeakageCurrent输入漏电流
II
VCCor
GN
D
-
6
-
-
±).
1
-
±
-
±
Quiescent
Device
Current静
IC
C
VC
Cor
0
6
-
-
8
-
80
-
160
态电源电
流
GN
D 12、
DCSPECIFICATIONS直流电气规格(续)
Parameter参数
SY
M
BOL符号
TestCondition测
试条件
V
C
C
25°C
-40CTO
85C
-55CTO125C
Urit
单位
VI
(V
)
IO(mA)
(
V
)
最
小
典
型
-最
.大
最
小
最大
最
小
最大
HighLevelInput
Voltage
VI
H
-
-
2
-
-
2
-
2
-
V
LowLevelInput
Voltag 13、e输入低电平
电压
VI
L
-
-
-
-
0.
8
-
0.8
-
0.8
V
HighLevelOutputVoltage输岀高电平电压CMOSLoads
VO
H
VI
H
or
VIL
-0.
02
4.5
4
4
-
-
4
4
-
4
4
-
V
HighLevelOutputVoltage输岀高电平电压TTLLoads
-4
4.5
3
9
8
-
-
3
8
4
-
3
7
-
V
LowLevelOutputVoltage输岀低电平电压CMOSLoads
VO
L 14、
VIHor
VIL
0.0
2
4.5
-
-
0.
1
-
0.1
-
0.1
V
LowLevelOutputVoltage输岀低电平电压TTLLoads
4
4.5
-
-
0.
26
-
0.33
-
0.4
V
InputLeakage
Current输入漏电流
II
VC
Cand
G
N
D
0
5.5
-
±)
.1
-
±1
-
±
A
QuiescentDevice
Current
IC
C
VCCor
G
N
0
5.5
-
-
8
-
80
-
15、160
A
D
AdditionalQuiescentDeviceCurrentPerInputPin:1Unit单位Load(Note4)
DI
CC
VCC-2.
1
-
-
1
0
0
36
0
-
450
-
490
A
SwitchingSpecificationsInputtr,tf=6ns开关规格
Parameter
参数
SYM
BOL
符号
Test
Condition
测试条件S
VCC(V
)
25°C
-40CTO85C
-55CTO
125C
16、Unit单位S
最
小
典
、型
最大
最小
最大
最
小
最大
PropagationDelay传播延迟
AddresstoOutput地址输岀
tPLH,tPHL
CL=50pF
2
-
-
1
5
0
-
19
0
-
225
ns
4.5
-
-
3
0
-
38
-
45
ns
CL=15pF
5
-
1
3
-
-
-
-
-
ns
CL=50pF
6
-
-
2
6
-
33
-
38
ns
应用电路(点击放大)
舞台发光二极管灯光
1
74HC 17、T4017
20LEDClocJc
Hours
LED
工0.1UF
二二o_H^05=p
18、CT1注
74HCT1注
1弓14
IM
iiia9
7
IE
IB
1211109
7
rlinutes
330=
ZE:
zio:
[1.5:j
[20]
匚宜旦j
t301
16
12
M€
74KETl.Se
45E
IE
14
IB
1110
97
IB
LZ
4574HET13:e
S
IE
14
i±
11IO9
7
・iuF
可编程时钟定时器电路74HC138是一款高速CMOS器件,74HC138引脚兼容低功耗肖特基TTL( 19、LSTTL)系列。
226三八译码器(74HC138)PinAssignmentforDtP,SOIC+SOPandTSSOPDATAOUTPUTS严卜f
1
16
15
14
U
10
9
(
{
SJ
Jc
)2
—o
厂
.
$
1
2
3
4
5
6
r1
8
8CS^A側G1Y7CMD''*‘OUTPUT
SELECTENABlf
Vec¥0n¥2Y3Y4fSH74HC138译码器可接受3位二进制加权地址输入(AO,A1和A2),并当使能时,提供8个互斥的低有效输出(丫0至 20、丫7)。74HC138特有3个使能输入端:两个低有效(E1和E2)和一个高有效(E3)。除非E1和E2置低且E3置高,否则74HC138将保持所有输出为高。利用这种复合使能特性,仅需4片74HC138芯片和1个反相器,即可轻松实现并行扩展,组合成为一个1-32(5线到32线)译码器。任选一个低有效使能输入端作为数据输入,而把其余的使能输入端作为选通端,则74HC138亦可充当一个8输出多路分配器,未使用的使能输入端必须保持绑定在各自合适的高有效或低有效状^态。
74HC138与74HC238逻辑功能一致,只不过74HC138为反相输出。
使能通俗点说就是一个允许”信号,进给使能也就是允许进 21、给的信号,也就是说当进给使能信号有效的时候电机才能转动。一般的数控系统会将电机的进给使能信号跟急停开关和行程限位开关串联起来,当按下急停开关或者电机运转超出行程后,进给使能信号被断开,电机不能继续转动,从而保护机床在安全的行程内运行。
使能就是控制.
如TTL三态输出门电路中使能端也就是控制端使能端当为低电平有效时,电路实现与非门功能当为高电平时,电路呈高阻态.
英文Enable,前缀en-就是使的意思,able就是能够..,合起来就是使能.
功能
CD74HC138,CD74HC238和CD74HCT138,CD74HCT238是高速硅栅CMOS解码器,适合内存地址解码或数据路由应 22、用。74HC138作用原理于高性能的存贮译码或要求传输延迟时间短的数据传输系统,在高性能存贮器系统中,用这种译码器可以提高译码系统的效率。将快速赋能电路用于高速存贮器时,译码器的延迟时间和存贮器的赋能时间通常小于存贮器的典型存取时间,这就是说由肖特基钳位的系统译码器所引起的有效系统延迟可以忽略不计。
HC138按照三位二进制输入码和赋能输入条件,从8个输出端中译出一个低电平输出。两个低电平有效的赋能输入端和一个高电平有效的赋能输入端减少了扩展所需要的外接门或倒相器,扩展成24线译码器不需外接门;扩展成32线译码器,只需要接一个外接倒相器。在解调器应用中,赋能输入端可用作数据输入端。
译码/ 23、真值表
Inputs
Outputs
Enable
Select
G1
G2(Note1)
C
B
A
YO
Y1
Y2
Y3
Y4
Y5
Y6
Y7
X
H
X
X
X
H
H
H
H
H
H
H
H
L
X
X
X
X
H
H
H
H
H
H
H
H
H
L
L
L
L
L
H
H
H
H
H
H
H
H
L
L
L
H
H
L
H
H
H
H
H
H
H
L
L
H
L
H
H
L
H
H
H
H
H
H
L
L
H
24、
H
H
H
H
L
H
H
H
H
H
L
H
L
L
H
H
H
H
L
H
H
H
H
L
H
L
H
H
H
H
H
H
L
H
H
H
L
H
H
L
H
H
H
H
H
H
L
H
H
L
H
H
H
H
H
H
H
H
H
H
L
特性复合使能输入,轻松实现扩展兼容JEDEC标准no.7A存储器芯片译码
选择的理想选择低有效互斥输出ESD保护HBMEIA/JESD22-A114-C超过2000VMMEIA/JESD22-A115-A超过200V温度范围-40〜+85C-40〜+125C多路分配功能
由上表可见74HC138译码器输出低电平有效。为増加译码器功能、除三个输入端JB,A夕卜,还设fiTGl./G2A,/G2B,使译码器具有较强的抗干扰能力且便于扩展。
你注意下¥0到Y7的0悔会发现的「其实他可以用来扩充控制端口可以实现三个端口入,八个端口出的控制相当于增加了MCU的管教脚。
当gi二o时,不管其他输入如何,电路输出均为i+r\即无译码输出;只有当Gl=l,H/G2A=/G2B=0^?译码器才处于允许工作状态,输出与输入二进制码相对应,如C6A=110时,Y6输出低电平°
- 温馨提示:
1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
2: 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
3.本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 政府办主任2024年度个人述学述职述廉述法报告范文
- 集团公司党委2024年抓基层党建工作述职报告例文供参考
- 两篇:机关单位党员干部2024年度民主生活会、组织生活会”四个带头“对照检查发言材料
- 在2025年机关基层党组织书记抓党建工作述职评议会上的讲话例文
- 在2025年政务服务工作专题会上的讲话范文稿
- 在2024年度书记抓基层党建工作述职评议会上的讲话提纲
- 四篇:2025年春节后复工复产收心会上的讲话范文稿
- 在2025年拼抢一季度、实现“开门红”动员部署会上的讲话范文
- 党员干部在2025年民主生活会上的结束语讲话示例(50条)汇编
- 在2025年春节前廉政谈话暨春节期间重点工作部署会议上的讲话例文
- 总工会系统2025年元旦春节节前集体廉政谈话会讲话
- 2024年度全区党(工)委书记抓党建述职评议会议上的讲话供参考
- 在2025年春节前廉政谈话会上的讲话
- 在整治形式主义为基层减负工作推进会上的讲话提纲讲话稿
- 乡党委书记在2025年元旦春节集体廉政谈话会上的讲话供参考